

# 低欠陥6インチSiCエピタキシャル基板 "EpiEra"

High-Quality 6-inch SiC Epitaxial Wafer "EpiEra"



再生可能エネルギーや電気自動車など電力供給と利用の多様化が進み、電力変換に用いられるパワー半導体の役割がより重要となって きている。現在広く普及しているパワー半導体の材料はシリコン(Si)であるが、高効率化が実現できるシリコンカーバイド(SiC) の実用化が進んできている。最近では100 Aを超える電流容量の大きいモジュールも市販されてきており、電力損失低減へ用途拡大 が期待されている。併せてSiC基板の口径も拡大し6インチの実用化が進展し、その材料面への高品質化も求められてきている。ウエ ハ上に作製される半導体素子の均一性や歩留りを左右するのがSiCエピタキシャル成長層である。当社は独自のシミュレーション技術 を活用し成長技術開発を進めてきており、既にエピタキシャル基板の量産を開始している。本稿ではエピタキシャル成長層における濃 度と膜厚の高い均一性を実現し、同時にデバイス性能に悪影響を与える結晶欠陥の大幅な低減を実現したことを報告する。

Power devices have been essential to significantly advance efficient electric power use mainly for a future electric network society that will use versatile energy sources such as renewable energy resources and electric vehicles. SiC power devices are expected to be a key for power conversion systems to cut back electric power loss. To achieve large chip dies used in high current ratings, the wafer size of SiC substrates has increased, requiring precisely controlled fabrication processes. The epitaxial layer used for the drift region in a device structure strongly influences the device performance, entailing to the requirement of epitaxial defects reduction as well as the precise control of doping concentration and thickness for stable chip production. We have successfully demonstrated an extensive defect-free epitaxial layer with an excellent doping concentration and thickness uniformity on a 150-mm diameter 4H-SiC substrate.

キーワード:シリコンカーバイド、パワーデバイス、エピタキシャル成長

## 1. 緒 言

温室効果ガス削減に向け化石燃料の消費を抑えるため、 太陽光や風力といった再生可能エネルギーの利用が進んで おり、また事業所や家庭での蓄電池や電気自動車も広がり を見せてきている。同時にこれらの電力網がネットワーク 化され監視システムの元で最適化が図られるなど、発電か ら消費までの電力利用はこれまでになく多様化してきてい る。発電供給から消費までには多くの電力変換がパワー半 導体により行われるが電力の利用効率を高めるために、現 在主に用いられている Si半導体から、より高効率な SiC を 用いたパワーデバイスの実用化が進んできている<sup>(1)</sup>。近年 は、SiCパワーデバイスを用いた100 Aを超える比較的電 流容量の大きいパワーモジュールが市販されてきており、 電力損失の低減のため、SiCデバイスのパワーエレクトロニ クス機器への採用進展が期待されている。併せてSiC基板 も口径が拡大してきている。6インチウエハが実用化してお り、大電流デバイスを実現する素子の大面積化に向けて、 安定性や信頼性の見地からSiCの材料面における高品質化 の要求も高まってきている。ウエハ上に作製されるトラン ジスタやダイオードの性能均一性や歩留りを左右するのが SiCエピタキシャル層である。SiC基板上に形成されるエピ タキシャル成長の膜厚や不純物濃度の均一性は、デバイス の耐圧やオン抵抗の特性分布に影響するため、これらには ウエハ面内での高い均一性が求められる。一般にSiCのエ ピタキシャル成長層は化学気相堆積法 (CVD) により形成 される。その成長温度は通常1500℃を超える高温環境で行 われる<sup>(2)</sup>。つまりSi融点を超える高温環境で作製されるた め、Si半導体製造技術に比べて研究開発の歴史が浅く、概 して大口径化や複数枚同時処理に対応した高温環境での均 熱化や安定化のプロセス技術には課題も多い。例えば、SiC のエピタキシャル成長においては、図1に示すような異物欠 陥(ダウンフォール)や三角欠陥と言われるエピタキシャ ル表面上に現われる結晶欠陥が形成される場合がある<sup>(1)</sup>。 これらはデバイス性能の著しい低下を引き起こすため 「デバ イスキラー欠陥」と言われ、ウエハ面内での発生密度を可 能な限り抑えることが重要である。また、通常用いられる 昇華再結晶法により作製されたSiC基板には貫通刃状転位 や貫通螺旋転位、基底面転位(Basal Plane Dislocation: BPD) あるいはそれらの混合転位が数百 cm<sup>-2</sup>から数千 cm<sup>-2</sup> 含まれている。それらの中でも、基底面転位がエピタキシャ ル成長層に引き継がれた場合、その上に作製されたデバスはバイポーラ通電動作における少数キャリアの再結合過程において基底面転位から積層欠陥が誘発され、性能が損なわれることが知られている<sup>(3)</sup>。従って、基板に含まれる基底面転位はエピタキシャル成長において、一般に無害と考えられる貫通刃状転位への転位転換プロセスが行われる<sup>(4)</sup>。

本稿では6インチウエハの複数枚同時成長によって作製 したエピタキシャル成長層の不純物濃度、膜厚の高い均一 性と、上述した結晶欠陥を低減し高い安定性を同時に実現 したことについて報告する。





# 2. SiCエピタキシャル成長用CVD

#### 2-1 ホットウォールCVD装置

SiCのエピタキシャル成長は6インチ基板が複数枚同時 に成長できるホットウォール型のCVD装置を用いて行わ れた。図2はホットウォールCVDの模式図を示したもので ある、石英チャンバー内部に、高周波誘導加熱によって加 熱されるグラファイト製のサセプタが設置されており、そ の周囲は断熱材で覆われている。SiC基板は回転機構を有 する円盤状の回転サセプタ上に設置される。成長温度は約 1650℃で、原料ガスにはモノシランおよびプロパンを用 いた。水素キャリアガスを供給し、ドライポンプで減圧排 気する減圧CVDにより、エピタキシャル成長は行われた。



図2 ホットウォール CVD 装置模式図

#### 2-2 エピタキシャル成長層評価

SICエピタキシャル成長層の膜厚および不純物濃度は、それぞれフーリエ変換赤外分光光度計(FTIR)による光学干 渉解析から膜厚を、容量電圧測定(CV測定)による空乏層 解析から不純物濃度を求めた。またエピタキシャル成長層 表面の結晶欠陥は、ステージ機構を有する共焦点顕微鏡に より観察およびカウントを行った。基板から伝搬した基底 面転位については、室温でのフォトルミネッセンス(PL) イメージング測定による発光観察を行い評価した。

# 3. シミュレーションによる温度分布考察

6インチ基板が設置される領域の温度分布を、熱流体シ ミュレーションにより検証考察した。図3は、6インチ基 板がセットされる回転サセプタ領域の温度分布を示したも のである。エピタキシャル成長中は回転しているサセプタ に対して、無回転の場合の温度分布シミュレーション結 果を(a)に、通常の回転状態での温度分布を(b)に示す。 (a)からわかるように、原料ガスが導入される上流側の温 度が主に水素キャリアガスにより冷やされ温度が低くなっ ていることがわかる。一方で回転効果によってサセプタ面 内の温度差は小さくなるものの、サセプタ径方向の外側で 温度が低い傾向は残存することがわかる。またサセプタの



図3 シミュレーション計算により求めた温度分布

中央付近では回転軸による抜熱によるものと考えられる温 度低下が見られる。

# 高品質SiCエピタキシャル基板 "EpiEra" 4-1 99%キラー欠陥フリー高品質SiC成長層

PLイメージング測定によりエピタキシャル成長層の基底 面転位の評価を行った。昇華再結晶法により作製された基 板に存在する基底面転位は、熱的な歪応力により生じると 考えられている<sup>(5)</sup>。本開発で用いた6インチSiC基板に含 まれる基底面転位密度は1000 cm<sup>-2</sup>から3000 cm<sup>-2</sup>程度で ある。一般に、基板表面に現われている基底面転位は、エ ピタキシャル成長時に転位の鏡像力が減じる方向に作用し やすいため多くは貫通刃状転位へと転換されることが知ら れているが、すべての基底面転位が貫通刃状転位へと転換 されるわけではなく、エピタキシャル成長の成長条件にも 依存する<sup>(6)</sup>。図4(a)は作製したエピタキシャル成長層を PLイメージング測定後にカウントした基底面転位の面内分 布図である。エピタキシャル成長層に基底面転位が伝搬し やすい場合は、エピタキシャル成長に含まれる基底面転位 密度は20 cm<sup>-2</sup>以上と大きな値を持つ。また、その伝搬領 域は基板の温度分布における高温領域と相関が強いことが 図3で示した基板温度分布との比較から窺える。昇華再結 晶法による基板作製の場合と同様、結晶成長時の熱的な歪 の影響を受けた結果と類推される。しかし一方で、図4(b) に示すように、成長初期に緩衝層を導入して貫通刃状転位 への転換が支配的な成長駆動力を改善することで、エピタ キシャル成長層における基底面転位密度は0.1 cm<sup>-2</sup>以下に 抑制することができた。この場合、PLイメージング測定の 観察視野2.6 × 2.6 mm<sup>2</sup>にてウエハ面内を区画した場合の 基底面転位のない領域、つまり無欠陥領域(Defect Free Area: DFA) は99.9%と非常に高い値を示した。

同様に、成長プロセスと装置環境の最適化によりキラー 欠陥の大幅な低減を進めることができた。冒頭述べたよう に、SiCエピタキシャル成長の高温環境において行われ、原 料ガスの分解反応から反応初期に生成される多結晶SiC等 の副生成物や、それらを含む異物を起因とした欠陥である ダウンフォール欠陥、あるいはまた内部に積層欠陥を伴う



三角欠陥などは、基板上への異物の落下堆積を避けるため の炉内清浄化や、原料ガス導入時すなわちエピタキシャル 成長開始時の成長表面の安定化ならびに適正化を図ること により、基底面転位と同等あるいはそれ以下の低い密度に 抑えることができた。図5で示している、キラー欠陥マッ プにおける、ダウンフォール欠陥と三角欠陥の平均値はそ れぞれ、0.05 cm<sup>-2</sup>、0.08 cm<sup>-2</sup>であった。



図5 SiCエピタキシャル成長層の欠陥カウントマップ

#### 4-2 欠陥低減の安定性

図6は、BPDおよびデバイスキラー欠陥を低減したエピ タキシャル成長プロセスの安定性を評価するために、6イ ンチ基板上のエピタキシャル成長層20枚についての欠陥密 度の評価を行った結果を、正規分布プロットで示したもの である。いずれの欠陥も20枚における平均値は0.1 cm<sup>-2</sup>を 下回っており、プロセス安定性が高いことがわかる。同様 に基底面転位密度の平均値は0.1 cm<sup>-2</sup>であった。実際には欠



図6 デバイスキラー欠陥低減の安定性評価

陥総数とその分布が、その上に作製される SiCパワーデバイ スの素子面積に応じた性能分布や歩留りに影響を与える。 本研究で評価した典型的なエピタキシャル成長層について は、例えば2 × 2 mm<sup>2</sup>の素子面積では99%が、5 × 5 mm<sup>2</sup> の素子面積相当では98%が無欠陥領域として得られた。

#### 4-3 エピタキシャル成長層の膜厚・濃度均一性

ウエハ上に作製される素子の耐圧やオン抵抗といった特 性分布への影響からエピタキシャル成長層の膜厚および濃 度の均一性は全面での高い均一性が求められる。概して基板 の外周部は境界領域に当り温度の変化やそれに伴う反応ガ ス種の変化が大きく、特に不純物濃度が変化しやすい<sup>(5)</sup>。 当社ではシミュレーション解析を基に成長中のガス温度分 布を分析し独自の成長プロセス開発を進めてきた。**図7、8** は6インチ基板上へ設計上の厚みと濃度が、それぞれ10  $\mu$ m、8 × 10<sup>15</sup> cm<sup>-3</sup>のエピタキシャル成長層を行った場合 の膜厚分布と濃度分布を面内41点で計測したものである。 膜厚については、平均値は10.1  $\mu$ mであり全面において 9.9 ~ 10.6  $\mu$ mの範囲で制御されており均一性は非常に高 い。 $\sigma$ /平均は1.9%の値を示した。一方で、濃度について は、平均値は8.1 × 10<sup>15</sup> cm<sup>-3</sup>、全面において7.6 × 10<sup>15</sup>



図7 エピタキシャル成長層の膜厚均一性



図8 エピタキシャル成長層の濃度均一性

~ 8.4 ×  $10^{15}$  cm<sup>-3</sup>の範囲で留まっている。 $\sigma$ /平均では 2.2%の値が得られており、6インチ基板を用いた複数枚同 時成長における濃度の均一性としては極めて高い値を示し ている<sup>(7)、(8)</sup>。

# 5. 結 言

6インチSiC基板を複数枚同時成長のできるホットウォー ルCVDを用いて、エピタキシャル成長を行い成長の評価を 行った。基板に含まれる基底面転位は極めて高い効率で貫 通刃状転位へと転換することが可能であることを示した。 また、デバイス性能に影響の大きいSiCエピタキシャル成 長層に見られる結晶欠陥を安定的に低減することで、欠陥 の含まれない無欠陥領域を高めることができることを示し た。これらと併せて、ウエハ面内に製造される素子の均一 性に重要なエピタキシャル成長の膜厚および不純物濃度に ついても高い均一性が得られており、SiCデバイスの大電 流化に向けて、素子の大面積化並びに信頼性の獲得に向け て大きく貢献するものと考えられる。

・EpiEraは住友電気工業㈱の登録商標です。

- T. Kimoto, "Material science and device physics in SiC technology for high-voltage power devices," Japanese Journal of Applied Physics, Vol. 54, 04013 (2015)
- (2) T. Kimoto, S. Nakazawa, K. Hashimoto, and H. Matsunami, Appl. Phys. Lett. 79, 2761 (2001)
- (3) Y. Sugawara, "Recent progress in SiC power device developments and application studies," Proceedings of International Symposium on Power Semiconductor Devices and ICs (April. 2003)
- (4) R. E. Stahlbush, B. L. VanMil, R. L. Myers-Ward, K. K. Lew, D. K. Gaskill, and C. R. Eddy, Jr., "Basal Plane DislocationReduction in 4H-SiC Epitaxy by Growth Interruptions," Applied Physics Letters, Vol. 94, 04916 (2009)
- (5) S. Ha, M. Skowronski, W. M. Vetter, and M. Dudley, "Basal plane slip and formation of mixed-tilt boundaries in sublimation-grown hexagonal polytype silicon carbide single crystals," Journal of Applied Physics, Vol. 92, 778 (2002)
- (6) T. Ohno, H. Yamaguchi, S. Kuroda, K. Kojima, T. Suzuki, K. Arai, "Influence of growth condition on basal plane dislocation in 4H-SiC epitaxial layer," Journal of Crystal Growth, Vol. 271, 1 (2004)
- (7) T. Höchbauer, M. Leitner, R. Kern, M. Künle, "SiC Epitaxial Growth in a 7x100mm / 3x150mm Horizontal Hot-Wall Batch Reactor," Material Science Forum Vols 821-823, pp 165-168 (2015)
- (8) M. O'Loughilin, A. Burk, Jr., D. Tsvetkov, S. Ustin, and J. Palmour, "Advances in 3x150 mm-Hot Wall and 6x150mm Warm-Wall SiC Epitaxy for 10kV-Class Power Devices," Material Science Forum, Vol. 858, pp 167-172 (2016)

\_.\_....

| 執筆 | 者一      |                           |       |         |
|----|---------|---------------------------|-------|---------|
| 和田 | <br>圭司* | : パワーデバイス開発部              | グループ長 | (11 1)  |
| 寺尾 | 岳見      | :解析技術研究センター<br>博士 (工学)    | 主査    | 1       |
| 宮瀬 | 貴也      | :パワーデバイス開発部               |       | ( Carol |
| 堀  | 勉       | :パワーデバイス開発部               | 主席    | Geo     |
| 土井 | 秀之      | : パワーデバイス開発部<br>部門スペシャリスト |       | 6       |
| 古米 | 正樹      | : パワーデバイス開発部              | 部長    | (Carl)  |

\*主執筆者